|
International Journal of Engineering، جلد ۳۱، شماره ۵، صفحات ۶۹۹-۷۰۴
|
|
|
عنوان فارسی |
|
|
چکیده فارسی مقاله |
|
|
کلیدواژههای فارسی مقاله |
|
|
عنوان انگلیسی |
A New Circuit Scheme for Wide Dynamic Circuits |
|
چکیده انگلیسی مقاله |
In this paper, a new circuit scheme is proposed to reduce the power consumption of dynamic circuits. In the proposed circuit, an NMOS keeper transistor is used to maintain the voltage level in the output node against charge sharing, leakage current and noise sources. Using the proposed keeper scheme, the voltage swing on the dynamic node is lowered to reduce the power consumption of wide fan-in gates. Furthermore, the subthreshold leakage current is decreased by using the footer transistor in diode configuration and consequently, the noise immunity is increased in the proposed circuit. Simulation results of wide fan-in OR gates in 90nm CMOS technology demonstrate 48% power reduction and 1.65× noise-immunity improvement at the same delay compared to the conventional dynamic circuit for 32-bit OR gates. |
|
کلیدواژههای انگلیسی مقاله |
|
|
نویسندگان مقاله |
Mohammad Asyaei | School of Engineering, Damghan University
|
|
نشانی اینترنتی |
http://www.ije.ir/article_73170_84f11ee87527ae146e1bb9df6a8a91d0.pdf |
فایل مقاله |
اشکال در دسترسی به فایل - ./files/site1/rds_journals/409/article-409-2061846.pdf |
کد مقاله (doi) |
|
زبان مقاله منتشر شده |
en |
موضوعات مقاله منتشر شده |
|
نوع مقاله منتشر شده |
|
|
|
برگشت به:
صفحه اول پایگاه |
نسخه مرتبط |
نشریه مرتبط |
فهرست نشریات
|