این سایت در حال حاضر پشتیبانی نمی شود و امکان دارد داده های نشریات بروز نباشند
صفحه اصلی
درباره پایگاه
فهرست سامانه ها
الزامات سامانه ها
فهرست سازمانی
تماس با ما
JCR 2016
جستجوی مقالات
پنجشنبه 27 آذر 1404
محاسبات نرم
، جلد ۷، شماره ۱، صفحات ۲۴-۳۳
عنوان فارسی
روش بهینۀ تصحیح سریع دیجیتالی خطا در مبدل آنالوگ به دیجیتال خط لوله با الگوریتم DLMS
چکیده فارسی مقاله
چکیده: در این مقاله، با استفاده از الگوریتم جستجو کننده تکاملی DLMS سرعت همگرایی الگوریتم تصحیح خطای دیجیتالی در تصحیح خطای عدم تطابق خازنها، بهره محدود و غیرخطی تقویتکننده به میزان قابل توجهی افزایش یافته است. برای این منظور ابتدا مبدل آنالوگ به دیجیتال 16 بیتی خطلوله به صورت معکوس در حوزه دیجیتال مدلسازی شده است. مدل دیجتال به دست آمده یک فیلتر FIR با 16 وزن قابل تنظیم میباشد. جهت تنظیم وزنهای فیلتر FIR الگوریتم تصحیح خطا به سه مرحله تقسیم شده و در هر مرحله تعدادی از وزنهای فیلتر توسط الگوریتم DLMS تنظیم خواهند شد. در مجموع الگوریتم تصحیح خطا با 3000 بار تکرار در طی سه مرحله همگرا میشود. الگوریتم DLMS با استفاده از کدهای سنتزپذیر با زبان Verilog HDL شبیهسازی شده و قابل پیادهسازی است. تقسیم الگوریتم تصحیح خطا به سه مرحله سبب بهبود کیفیت تصحیح خطا و کاهش توان مصرفی خواهد شد. همچنین در این مقاله مدار MDAC بهینهای جهت طراحی مبدل خطلوله پیشنهاد شده و الگوریتم تصحیح خطا بر اساس همین مدار طراحی گردیده است.
کلیدواژههای فارسی مقاله
عنوان انگلیسی
Optimal fast digital error correction method of pipelined analog to digital converter with DLMS algorithm
چکیده انگلیسی مقاله
In this paper, convergence rate of digital error correction algorithm in correction of capacitor mismatch error and finite and nonlinear gain of Op-Amp has increased significantly by the use of DLMS, an evolutionary search algorithm. To this end, a 16-bit pipelined analog to digital converter was modeled. The obtained digital model is a FIR filter with 16 adjustable weights. To adjust weights of FIR filter, error correction algorithm was divided into three stages and in each stage, the number of filter weights were adjusted by DLMS algorithm and totally the error correction algorithm is converged through 3000 repetitions in three stages. The DLMS algorithm was simulated using synthesizable RTL code in Verilog HDL and may be implemented. The division of the error correction algorithm into three stages led to improve the error correction and reduce the power consumption. Moreover, an optimum MDAC circuit has been proposed for designing pipelined converter and based on this circuit the error correction algorithm has been designed.
کلیدواژههای انگلیسی مقاله
نویسندگان مقاله
مجتبی پاکدل | Mojtaba Pakdel
University of Kashan
دانشگاه کاشان
حسین کریمیان | Hossein Karimiyan
University of Kashan
دانشگاه کاشان
نشانی اینترنتی
http://scj.kashanu.ac.ir/browse.php?a_code=A-12-554-1&slc_lang=fa&sid=1
فایل مقاله
اشکال در دسترسی به فایل - ./files/site1/rds_journals/1052/article-1052-2360823.pdf
کد مقاله (doi)
زبان مقاله منتشر شده
fa
موضوعات مقاله منتشر شده
تخصصی
نوع مقاله منتشر شده
کاربردی
برگشت به:
صفحه اول پایگاه
|
نسخه مرتبط
|
نشریه مرتبط
|
فهرست نشریات